24小(xiǎo)时联系電(diàn)话:18217114652、13661815404

中文(wén)

您当前的位置:
首页>
電(diàn)子资讯>
技术专题>
48V 至 3.3V 稳压器设...

技术专题

48V 至 3.3V 稳压器设计项目


48V 3.3V 稳压器设计项目

我计划在 48V 電(diàn)源上运行灯板,这让我有(yǒu)很(hěn)大的下降,以降低為(wèi)微控制器供電(diàn)的 3.3VI 需求。我需要一个具有(yǒu)宽输入電(diàn)压范围的降压稳压器,它可(kě)以在非常低的占空比下运行。我需要低占空比,因為(wèi)電(diàn)流消耗会很(hěn)轻。话虽如此,一些稳压器不太喜欢这个,或者只是不允许输入到输出電(diàn)压有(yǒu)这么大的差距。在寻找稳压器之前,我需要弄清楚 ESP32 的功耗是多(duō)少。那里的表格建议正常运行電(diàn)流约為(wèi) 20-50mA,全速传输数据时高达 250mA

由于空闲状态下的大压降和低電(diàn)流消耗,我不确定電(diàn)源输出的稳定性,所以我将把電(diàn)源调节到 4.0V,而不是直接调节到 3.3V。这个更高的電(diàn)压将允许我使用(yòng)一个低压差線(xiàn)性稳压器 (LDO) 来获得我的最终 3.3V。通过在开关模式電(diàn)源之后使用(yòng)線(xiàn)性稳压器,我可(kě)以获得非常稳定的低噪声输出,这将使 ESP32 中的收音机保持正常运行,并保持一切顺利运行。

决定使用(yòng) LDO 并知道我需要提供大约 250mA 的電(diàn)流后,我正在寻找一种单片(完全集成)稳压器 IC,它可(kě)以在 30-250mA 43-53V 输入中為(wèi)我提供 4.0V。我决定采用(yòng)采用(yòng) 3x3mm DFN 封装的 Analog Devices LT8619。我被 3-60V 的非常宽的输入范围所吸引,特别是被 30ns 快速最短开启时间所吸引。它也是一个相当低噪声的 LDO,这对于处理(lǐ) RF 或音频应用(yòng)的任何事情都是有(yǒu)利的。

与我的所有(yǒu)项目一样,您可(kě)以免费找到完整的项目,并在我的GitHub 上作為(wèi)开源发布,包括原理(lǐ)图和 PCB 文(wén)件。如果您想构建类似的電(diàn)源,或者使用(yòng)本文(wén)中的设计作為(wèi)满足您独特要求的自己设计的基础,这应该為(wèi)您提供所需的一切。

電(diàn)源设计

電(diàn)源设计是一个迭代过程。如果您更改一个组件值或操作条件,则需要重新(xīn)计算所有(yǒu)其他(tā)值和条件,以确保您所做的选择仍然有(yǒu)效。对我来说,这是选择稳压器,然后设计最耗时的原理(lǐ)图的方面。正如您将看到的,在完成设计之前,仔细检查所有(yǒu)这些计算并重新(xīn)阅读数据表中的所有(yǒu)注释非常重要。

开关频率

尽管稳压器 IC 是一个高效率部件,但我对我将使用(yòng)的低電(diàn)流消耗的效率没有(yǒu)太多(duō)期望。这使得选择一个好的开关频率尤為(wèi)重要。较高的频率往往会為(wèi)您提供较小(xiǎo)的组件,但是,我需要了解我所拥有(yǒu)的占空比的最小(xiǎo)准时时间。较低的频率将提供更高的效率和更大的输入電(diàn)压范围,但会以更大的元件為(wèi)代价。在进行了多(duō)次计算之后,我将在 300kHz 的最低频率下运行调节器。

我最初计算了一个大约 1250kHz 的设计,但在完成布局并返回所有(yǒu)方程后,我意识到稳压器永遠(yuǎn)不会在该频率下进入强制连续模式。即使在 300kHz 时,它仍然可(kě)能(néng)不会,但它至少有(yǒu)机会在其最低频率下进入更高效的运行模式。

300kHz 时,我应该有(yǒu)一个 8.35% 的占空比,最短时间為(wèi) 257nS。在 250mA 的满负载下,效率将高达 85%,但在 50mA 负载下,这下降到 56%,这是相当令人沮丧的。从绝对值来看,损耗实际上相当小(xiǎo),仅為(wèi) 160mW,但由于涉及的功率如此之小(xiǎo),所以它加起来占很(hěn)大比例。与之前的单片LED 驱动器IC 项目不同,在这个项目中,温度对我来说不是问题,因為(wèi)即使效率如此低,我预计使用(yòng) DFN 封装(43°C)我也只会看到 6.5°C 的温升C/W θja。)

電(diàn)感选择

既然已经确定了开关频率,就可(kě)以為(wèi)電(diàn)源选择電(diàn)感器了。我计算出在我们的 300kHz 开关频率下,最佳電(diàn)感约為(wèi) 25.52uH,对我而言,低成本封装中最接近的选项是 22uH 27uH

最初,我担心将非常适合我最初计划的 1258kHz 频率的低 DCR 電(diàn)感器更改為(wèi)具有(yǒu)类似占位面积但電(diàn)阻要高得多(duō)的電(diàn)感器。我觉得 130 毫欧電(diàn)阻应该没问题,因為(wèi)我没有(yǒu)通过它施加太多(duō)電(diàn)流;数据表证实了这一点。虽然建议的電(diàn)阻约為(wèi) 40 毫欧,但数据表指出,100 毫欧是一个以牺牲效率為(wèi)代价的尺寸的良好折衷。尽管这可(kě)能(néng)很(hěn)好,但我并不满意為(wèi)了节省重新(xīn)设计的时间而进行工程权衡。如果较小(xiǎo)的電(diàn)感器便宜得多(duō),或者可(kě)能(néng)有(yǒu)其他(tā)一些优势,我可(kě)能(néng)会坚持使用(yòng)它,但我唯一值得注意的优势是节省了一些精力。因此,我们将在本文(wén)后面介绍这两种设计。

反馈電(diàn)容

稳压器使用(yòng)分(fēn)压器进行反馈,就像任何其他(tā)稳压器一样。然而,考虑到相当大的電(diàn)压差和小(xiǎo)负载,我认為(wèi)模拟反馈回路是个好主意。由于分(fēn)压器的顶端没有(yǒu)電(diàn)容器,相位裕度低于 30 度的绝对最小(xiǎo)额定值。通过在分(fēn)压器的顶部電(diàn)阻上添加一个 3300pF 的電(diàn)容器,我能(néng)够将相位裕度提高到大约 52 度,高于建议的 45 度最小(xiǎo)值。这大大改善了负载瞬态曲線(xiàn)。

输入过滤器

我在我的其他(tā)一些项目中提到了过滤开关電(diàn)源输入的重要性。通常我们会花(huā)很(hěn)多(duō)精力来过滤输出,以确保下游電(diàn)源的 EMI 和纹波非常少,从而减少電(diàn)路问题。当您进行合规性测试时,这种对下游过滤的关注和对输入过滤的疏忽可(kě)能(néng)会再次困扰您。

以上是对开关電(diàn)源输入端传导 EMI 的模拟。红線(xiàn)是 CISPR25 限制,如果要获得汽車(chē)使用(yòng)认证,您需要遵守该限制。此设计并非旨在用(yòng)于汽車(chē)用(yòng)途,但它是一个易于使用(yòng)的示例。灰色的混乱是没有(yǒu)过滤器的传导 EMI;它显然严重超出了限制。蓝色轨迹,您可(kě)能(néng)只能(néng)在左下角和右下角辨认出来,是带有(yǒu)基本 PI 滤波器的传导 EMI

说明:VIN VILT 之间的简单 PI 滤波器

这种简单、低成本的滤波器在 106.16MHz 下提供超过 50dBμV 的裕量,而不是超过 20dBμV 的失败。上图中的 C3 C4 是稳压器的现有(yǒu)输入電(diàn)容,设计中仅添加了 C1/C2 L1

電(diàn)磁合规性不是产品的可(kě)选部分(fēn),而是强制性要求,因此在您设计任何东西时都需要放在首位。您切换的電(diàn)流越大,您就越需要关注潜在的传导和辐射源。

線(xiàn)性稳压器

正如我在文(wén)章开头提到的,我想在开关電(diàn)源的最终输出级使用(yòng)線(xiàn)性稳压器。这是因為(wèi) ESP32 中的收音机需要有(yǒu)清洁電(diàn)源才能(néng)获得最佳性能(néng),而提供清洁電(diàn)源的最佳方式是通过線(xiàn)性稳压器。線(xiàn)性稳压器将提供来自开关模式稳压器的最终電(diàn)源清理(lǐ),并且只有(yǒu) 4V 3.3V 的压降,产生的热量非常少。

说明:使用(yòng) Diodes Inc AP2112K 的低压差線(xiàn)性稳压器

我為(wèi)这个设计选择了一个相对常见的 Diodes Inc AP2112K 稳压器,SOT-23-5 封装紧凑,但足够大来处理(lǐ)这个项目的電(diàn)流/热量。我在稳压器中寻找的主要规格是压差電(diàn)压。在输入和输出之间具有(yǒu) 0.7V 的最大可(kě)接受压差排除了很(hěn)多(duō)选择。AP211K 的压差為(wèi) 0.4V,符合我的要求。此外,它非常便宜,这总是很(hěn)好。

線(xiàn)性稳压器需要很(hěn)少的支持元件。输出将在 1μF 的電(diàn)容下稳定。我在输入端也有(yǒu) 1μF 的電(diàn)容,主要是為(wèi)了在稳压器附近放置一个去耦電(diàn)容器。开关模式電(diàn)源上的大量输出電(diàn)容将超过任何输入電(diàn)容要求。

在我的实现中——将使用(yòng)这个稳压器——ESP32 将有(yǒu)它自己的大容量電(diàn)容和位于模块旁边的去耦電(diàn)容器,因此虽然更多(duō)的大容量電(diàn)容可(kě)能(néng)对设计有(yǒu)利,但这超出了项目的这一部分(fēn)的范围。具有(yǒu)足够的電(diàn)容以确保稳压器的稳定输出对于此设计就足够了。

成品示意图

原理(lǐ)图的其余部分(fēn)相对简单。我们在输出端安装了去耦電(diàn)容器以确保下游几乎没有(yǒu)纹波、一个欠压锁定分(fēn)压器和一个 LED 用(yòng)于视觉反馈调节器正在运行。LED 也是开关模式调节器上的一点额外负载,这将略微提高其工作效率。

完成的示意图

如上所述,此设计在 GitHub 上,因此如果您愿意,您可(kě)以下载原理(lǐ)图并自行尝试。

初始電(diàn)路板设计

正如我上面提到的,我最初设计的这块板带有(yǒu)一个 6mm 方形小(xiǎo)電(diàn)感器,非常适合更高的开关频率。

最初设计的带有(yǒu) 6mm 方形電(diàn)感器的電(diàn)路板

对于我想為(wèi)这个设计分(fēn)配的電(diàn)路板面积,一切都完美契合,并且布局有(yǒu)一个短的稳压器電(diàn)流回路。

上图中的 PCB 布線(xiàn)后

我对这个设计非常满意,并准备称其為(wèi)工作完成。然而,在您称设计完成之前,回顾您的筆(bǐ)记、浏览数据表并重做所有(yǒu)计算总是一个绝妙的主意。電(diàn)源设计是一个迭代过程,如果我在迭代过程中过于专注于设计和计算的某个方面而错过了一些东西,这并不奇怪。

如果输入電(diàn)压较低,或者输出负载较高以允许我最初确定的工作频率,我会很(hěn)乐意在我的最终项目中包含最初设计的電(diàn)源。该设计本来可(kě)以工作,但是,它永遠(yuǎn)不会有(yǒu)机会在输入和输出条件下达到稳压器的最高效率状态。

電(diàn)路板重新(xīn)设计

适合设计的電(diàn)感最终是表面积的四倍。在执行工程变更单以更新(xīn) PCB 时,我们得到了一个非常有(yǒu)趣的 Altium 3D 車(chē)身间隙检查演示。

显然,这种布局需要发生巨大的变化。

尝试尽可(kě)能(néng)少地更改布局会导致電(diàn)流环路出现不良结果

我一直坚持尽可(kě)能(néng)少地改变布局,因為(wèi)我很(hěn)懒。不过,这种方法对我来说效果不佳,因為(wèi)我可(kě)能(néng)对布局有(yǒu)点着迷。此处去耦電(diàn)容器之间的電(diàn)流回路太長(cháng),尤其是来自较大的铝聚合物(wù)(紫色)電(diàn)容器。

此时我意识到我将不得不对组件进行更彻底的重新(xīn)安排,以实现更优化的布局,是时候停止依附于旧布局了。

修改后的布局。连接器从電(diàn)路板移开约 1.5 毫米

使用(yòng)大電(diàn)感器,電(diàn)流回路被迫更長(cháng),但我对这种布局更满意。两个输入滤波電(diàn)容器最终在 VIN 连接器附近向下移动,而不是靠近输入電(diàn)感器,这是可(kě)以接受的,因為(wèi)输入的滤波不如正常工作的電(diàn)源那么重要。我们有(yǒu)足够的裕量让输入滤波器满足法规要求,但是运行不良的電(diàn)源或辐射大量 EMI 的電(diàn)源对我们来说根本不起作用(yòng)。

最终 PCB 3D 视图

连接器还必须从電(diàn)路板上移开约 1.5 毫米,電(diàn)路板加長(cháng)约 1 毫米,使我可(kě)以使用(yòng)的宽度增加约 4 毫米。

最后

这种布局和设计现在可(kě)以在我的大功率照明项目的下一步中使用(yòng)。我本可(kě)以简单地展示设计过程并跳过我的错误,但正如 Alexander Pope 所写的那样,犯错是人性;原谅,天啊。” 我只是人类,希望你能(néng)原谅我的错误。即使是经验丰富的工程师也需要仔细检查他(tā)们的数字并重新(xīn)阅读数据表,然后才能(néng)称设计完成。否则,很(hěn)容易在您的原型板中出现问题。如果问题很(hěn)小(xiǎo),它可(kě)能(néng)会一直进行到大规模生产,然后才会导致纠正成本高昂的问题。

请输入搜索关键字

确定